ZeroASIC推出芯片设计自动化平台,成本需要1亿美元
IT之家 10 月 24 日报道称,设计芯片通常是一项耗时耗力的高成本任务,通常耗资超过 1 亿美元(IT之家注:目前约 7.31 亿元人民币),至少需要 10从概念到生产还需要几年的时间。 3年。 零ASIC希望使用无代码的方法来自动化芯片设计。
该公司推出了一个平台,该平台使用基于小芯片的设计来简化流程并隐藏电路设计的复杂性,使用户能够在订购物理设备之前快速准确地测试和修改其定制设计。
该自动化平台基于网状 3D 中介,允许芯片和一组具有即插即用功能的预制 3D 芯片组之间互连,并使用云现场可编程门阵列 (FPGA)。 ,完成RTL源码的修改。
包括支持四核 RISC-V 的双核处理器、5K LUT 嵌入式 FPGA 和 3MB SRAM-3 TOPS 机器学习加速器。
Zero ASIC 首席执行官兼创始人表示:“为了打造下一波改变世界的硅设备,我们需要将 ASIC 的进入门槛降低几个数量级。” “我们零 ASIC 的使命是让订购 ASIC 变得像从电子产品开始一样简单,就像从经销商处订购目录零件一样简单。”
该公司表示,使用该平台设计芯片的成本仅为常规芯片的十分之一或百分之一,可用于机器人、汽车安全、航空、国防以及5G和6G通信等领域。
该公司表示,至少要到 2024 年第三季度才会提供样品,因此微软和英特尔等公司不必担心零 ASIC 产品蚕食其市场份额。
广告声明:文章中包含的外部跳转链接(包括但不限于超链接、二维码、密码等)用于传达更多信息,节省选择时间。 结果仅供参考。 所有 IT 文章均包含此声明。